AMD adiciona CPUs Bergamo de 128 núcleos e 3D V-Cache Genoa à linha Zen 4 Epyc

A AMD quebra recordes ao lançar uma CPU de servidor de 128 núcleos, um chip com 1 GB de cache L3 e uma GPU com 192 GB de VRAM.

Desde o seu lançamento em 2017, as CPUs de servidor Epyc da AMD oferecem algumas das maiores contagens de núcleos para chips de servidor de alto desempenho. O Epyc passou de 32 núcleos com o Zen original para 64 núcleos com o Zen 2 e 96 núcleos com o Zen 4, mas o Epyc está atingindo 128 núcleos hoje, enquanto a AMD lança sua arquitetura Zen 4c, que foi projetada para oferecer melhor densidade de núcleo e eficiência de energia do que Zé 4. Além disso, a AMD também está lançando chips Epyc de 96 núcleos com Cache V 3D, as primeiras CPUs a oferecer 1GB de L3 esconderijo.

Zen 4c é menor e mais eficiente que Zen 4, mas reduz o desempenho por núcleo

Fonte: AMD

Anunciado há cerca de um ano, o Zen 4c foi considerado a arquitetura ideal de CPU para servidor em nuvem, graças à oferta de núcleos 35% menores e melhor eficiência de energia em comparação com o Zen 4. Com o codinome Bergamo, as CPUs Zen 4c Epyc vêm com até 128 núcleos espalhados por oito núcleos complexos (ou CCD) chiplets com 16 núcleos cada, enquanto Genoa, CPU de servidor Zen 4 regular da AMD, tem 12 CCDs com oito núcleos cada. No entanto, tanto Bergamo quanto Gênova compartilham o mesmo dado de E/S (ou IOD), que contém hardware como controladores de memória.

Génova

Bérgamo

Núcleos/Threads

96/192

128/256

Cache L2

96 MB

128 MB

Cache L3

384 MB

256 MB

TDP

360 W

360 W

No entanto, o Zen 4c não conseguiu tudo isso de graça. Para começar, o Zen 4c terá uma frequência de boost significativamente reduzida em comparação com o Genoa, o que significará menor desempenho de thread único. Além disso, o cache L3 total é menor em Bergamo porque a AMD coloca apenas 32 MB em cada CCD, e como Bergamo tem menos CCDs que Gênova, isso significa menos cache. Bergamo tem mais cache L2 do que Gênova, mas isso está vinculado à contagem de núcleos e provavelmente não compensará a menor quantidade de cache L3.

3D V-Cache chega ao Epyc de 4ª geração em Genoa-X

Fonte: AMD

Embora o 3D V-Cache tenha sido mais visível em CPUs de jogos como o Ryzen 7 7800X3D, na verdade ele estreou pela primeira vez com CPUs Epyc Milan-X de 3ª geração, que usavam oito V-Cache chiplets para adicionar 512 MB de cache L3 às CPUs Milan. Usando a mesma tecnologia 3D V-Cache das CPUs Ryzen 7000X3D, o Genoa-X oferecerá mais de 1 GB de cache L3, a primeira CPU a fazer isso então.

Génova

Génova-X

Núcleos/Threads

96/192

96/192

Cache L2

96 MB

96 MB

Cache L3

384 MB

1.152 MB

Cache L2+L3 Combinado

480 MB

1.248 MB

O concorrente mais óbvio do Genoa-X é CPU Sapphire Rapids Xeon Max da Intel, que usa HBM2 para oferecer até 64 GB de cache L4. Isso coloca a AMD em segundo lugar quando se trata de capacidade, mas Genoa-X também oferece 96 núcleos enquanto Sapphire Rapids apenas vai até 56, e esse cache L4 alimentado por HBM2 sem dúvida oferecerá pior latência do que o L3 mais tradicional do Genoa-X cache. Ambas as CPUs, no entanto, são bastante específicas e não serão usadas tanto quanto suas contrapartes de menor capacidade.

Radeon Instinct MI300X é feito para IA e modelos de linguagem grande

O produto final que a AMD exibiu foi sua nova GPU de servidor MI300X, que é uma variante da APU MI300A que substitui os três chiplets Zen 4 por três chiplets CDNA 3 e adiciona 64 GB de HBM3 para um total de 192 GB. O MI300X competirá com o H100 da Nvidia e o Falcon Shores da Intel, que também deveria oferecer uma opção APU/XPU como o MI300A, mas já foi cancelado.

O MI300X começa a ser amostrado no terceiro trimestre deste ano e a produção aumentará no quarto trimestre, o que significa que o MI300X provavelmente será lançado no início ou meados de 2024.