Intel、最大14コアのAlder Lake-Pシリーズモバイルチップを確認

Intel は、今後の Alder Lake モバイル プロセッサに関する多くの新情報を詳しく説明した新しい開発者ガイドをリリースしました。

Intel の次世代機であることは周知の事実です。 アルダーレイクプロセッサー Efficient (E) コアと Performance (P) コアが搭載されます。 8月に詳しく説明したように、これはスマートフォンのプロセッサの仕組みと似たアプローチです。 Intel は、Alder Lake モバイル チップが最大 14 コアを搭載することを確認しました。 これらは効率コアとパフォーマンス コアの間で分散されます。

インテルの新しい 開発者ガイド では、このアーキテクチャについて詳しく説明し、コアが少なくとも 2 つの SKU にどのように分散されるかを説明しています。 の Tiger Lake-U に代わる新しい Alder Lake-P シリーズは、最大 2 つのパフォーマンス コアと 8 つの効率的なコアを提供します。 コア。 図で言及されている A コアは Atom を表し、「Gracemont」Efficient コアの別名です。

一方、H シリーズ プロセッサは 6 つのパフォーマンス コアと 8 つの効率的なコアを備えており、今後も同じ呼び方をしない限り、おそらく Alder Lake P シリーズの一部となるでしょう。 Intelは以前、Architecture Day 2021の基調講演でこれらの構成を確認したが、モバイルプロセッサの新しいP指定については言及しなかった。

ご存知ない方のために説明すると、効率的なコアは低電力タスク向けに設計されており、 同じ量のコアを使用しながら、Skylake コアよりもシングルスレッドのパフォーマンスが最大 40% 向上します。 力。 マルチスレッドタスクに関しては、パフォーマンスの向上がさらに顕著になります。 パフォーマンス コアは当然、プロセッサーの全体的なパフォーマンスの向上に重点を置いています。 インテルは、同じ周波数での Cypress Cove コアと比較して最大 19% のパフォーマンス向上を約束します。

これらのコアは Alder Lake プロセッサ内で連携して動作し、全体的なコンピューティング エクスペリエンスを向上させます。 Intel の新しい Thread Director 機能を使用して調整します。 来年の発売に向けて Intel がさらなる情報を明らかにし次第、これらについてさらに詳しく知りたいと考えています。 上の人々が指摘したように、

ビデオカードズ、ガイドでは、効率的なコアがアクティブなときに Alder Lake CPU で AVX512 命令がどのように無効になるかについても説明されています。

Alder Lake プロセッサの最初の発売は 2021 年第 4 四半期に予定

Intelによると、Alder Lakeプラットフォームは2021年第4四半期に世界中で発売される予定だという。 また、このプラットフォームはデスクトップ、ノートブック、Ultrabook、およびコンバーチブル フォーム ファクターで利用可能であることにも言及しています。 さまざまなSKU。 一定の期間をかけて段階的に SKU を展開すると予想されますが、そのロードマップはまだ策定されていません。 包みます。 Alder Lake プラットフォームについては、今月後半の Intel のイノベーション イベントでさらに詳しく知ることができます。